数字电子钟课程设计.ppt_第1页
数字电子钟课程设计.ppt_第2页
数字电子钟课程设计.ppt_第3页
数字电子钟课程设计.ppt_第4页
数字电子钟课程设计.ppt_第5页
已阅读5页,还剩18页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

组员:,2012.12.06,课程设计,进一步掌握数 字技术理论知 识,培养工程 设计和综合分 析、解决问题 的能力,1,掌握常用电子 电路的一般设 计方法,提高 线路的设计和 实验能力,2,熟悉并学会选 用电子元器件, 为以后从事生 产和科研工作 打下一定的基 础,3,设计目的,设计基本 要求,时的计时“12翻1”,分和秒的计时为60进制,准确计时,以数字形式显示时,分,秒的时间,校正时间,设计思路,单元电路设计,电路原件介绍,电路设计方案,整体电路调试,设计方案框图,单元电路设计,秒脉冲发生电路,校时电路,计数电路,显示电路,数字电子钟具有本标准的时间源,用它产生频率稳定的1HZ脉冲信号.数字计时器采用石英晶振频为32768Hz,经过十五级二分频电路,得到1Hz的脉冲信号。此处选用32786HZ晶振和十四进制计数器CC4060与74LS74D触发器构成的15分频器组成。,秒脉冲发生电路,秒脉冲发生电路图,计数电路,数字钟的计数电路是用两个六十进制计数电路和“12翻1”计数电路实现的。数字钟的计数电路的设计可以用反馈清零法。当计数器正常计数时,反馈门不起作用,只有当进位脉冲到来时,反馈信号将计数电路清零,实现相应模的循环计数。秒、分、时的个位计数器,十位计数器由三D触发器cc4518构成,秒、分计数器电路图,时计数器电路图,译码与显示电路,译码器把计数器的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。在电路中用的译码器是共阴极译码器74LS48,用74LS48把输入的8421BCD码ABCD译成七段输出a-g,再由七段数码管显示相应的数。,译码显示电路,校时电路,校准电路的作用是当计时器刚接触电源或走时出现误差时,进行时间的校准。开关K1 K2 K3 是分 时 秒的校准开关, k1 k2 闭合时,接入G3的门输入端时,三门皆输出1.G4输出0、G5输出1.秒信号经G6送至秒个位计数器的输入端,计时器正常计时。,校时电路图,系统电路图,电路调试,在本设计中,为了设计的顺利进行,我们小组在实验箱上进行调试。以确保能很好的完成其各部分功能。,小时计数部分:第一次调试电路时,发现小时的十位没有变化,经过检查分析发现74LS00的3脚没有接上。,调试中出现的问题与解决方法,校时电路部分:松开按键时,较时数会有点错误,经过分析,是由于按键时发生抖动,接上R-S触发器能够消抖。,实物展示,视频展示,总结,此次课程设计是数字电路来实现的,所以电路较复杂,但是容易理解.每一部分我都能理解并且能有多种设计方法. 通过这次设计,我还掌握了制PCB的一系列步骤,在几个月时间里,我把本设计的整个电路图画好了,并且画好了PCB板图. 没有最好,只有更好。我相信通过这一次的课程设计

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论