组合逻辑电路的分析与设计-实验报告_第1页
组合逻辑电路的分析与设计-实验报告_第2页
组合逻辑电路的分析与设计-实验报告_第3页
组合逻辑电路的分析与设计-实验报告_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、组合逻辑电路的分析与设计实验报告院系:电子与信息工程学院班级: 电信 13-2 班组员姓名:一、实验目的1、掌握组合逻辑电路的分析方法与测试方法。2、掌握组合逻辑电路的设计方法。二、实验原理通常逻辑电路可分为组合逻辑电路和时序逻辑电路两大类。 电路在任何 时刻,输出状态只取决于同一时刻各输入状态的组合,而与先前的状态无关 的逻辑电路称为组合逻辑电路。1.组合逻辑电路的分析过程,一般分为如下三步进行:由逻辑图写输出端的逻辑表达式; 写出真值表; 根据真值表进行分析, 确定电路功能。2. 组合逻辑电路一般设计的过程为图一所示。图一 组合逻辑电路设计方框图3. 设计过程中,“最简”是指按设计要求,使

2、电路所用器件最少,器件 的种类最少 , 而且器件之间的连线也最少。三、实验仪器设备数字电子实验箱、电子万用表、74LS04 74LS20 74LSO0导线若干。74LS0074LS0474LS20四、实验内容及方法1、设计4线-2线优先编码器并测试其逻辑功能。数字系统中许多数值或文字符号信息都是用二进制数来表示,多位二进 制数的排列组合叫做代码,给代码赋以一定的含义叫做编码。(1) 4线-2线编码器真值表如表一所示输入输出1oooooo1ooo1oo1o1oooo1114线-2线编码器真值表(2) 由真值表可得4线-2线编码器最简逻辑表达式为Y1=( I o I 1 I 2l 3)(Io I

3、1 12 I 3)Yo=( I o I 1I 2 I 3) ( I o I 1 I 2 I 3)(3) 由最简逻辑表达式可分析其逻辑电路图4线-2线编码器逻辑图(4) 按照全加器电路图搭建编码器电路,注意搭建前测试选用的电路块能够正常工作。(5) 验证所搭建电路的逻辑关系。11=1 YYo=O 113=1丫0=1 1Io=1YYo=O 012=1 仆=1 02、设计2线-4线译码器并测试其逻辑功能。译码是编码的逆过程,它能将二进制码翻译成代表某一特定含义的 号.(即电路的某种状态),具有译码功能的逻辑电路称为译码器。(1) 2线-4线译码器真值表如表二所示最简逻辑表达式为丫0 二EAAqEAA

4、Yo = E A A输入输出1XX111100001110011011010110101111102线-4线译码器真值得2线-4线译码器Y=eaa(2)由真值表可Yo =由最简逻辑表达式可分析其逻辑电路图2线-4线译码器逻辑图按照2线-4线译码器逻辑图搭建译码器电路,注意搭建前测试选用的电路块能够正常工作。(5)验证所搭建电路的逻辑关系。E =1 A =xAo二E=O Ai =0 Ao=OYOY1Y2 丫3=0 1 1 1E=O A=1 A0=0丫0丫1 Y2Y3=1 0 1 1E=O A=O Ao=1丫0丫1 Y2 丫3=1 0 1 1E =0 A=1 Ao=1YO Y Y2Y3=1 1 1 1实验心得本次试验,我们学习了 2线-4线编码器和4线-2线译码器,使用74LSO0 74LE04和74LS20三种芯片连接电路,使我们加深了对这三种芯片的了解。在实验过程中,我们学会了如何去了解一个芯片和使用,加强了我们的学习 能力。实验过程中,我们遇到许多的困难,我们认真探索找到解决问题的

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论