存储器片选控制方法PPT课件_第1页
存储器片选控制方法PPT课件_第2页
存储器片选控制方法PPT课件_第3页
存储器片选控制方法PPT课件_第4页
存储器片选控制方法PPT课件_第5页
已阅读5页,还剩16页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、问题问题1、现有、现有10241bit 静态静态RAM芯片,欲组成芯片,欲组成64K8bit 存存储容量的存储器,试求需要多少片储容量的存储器,试求需要多少片RAM芯片?多少芯片芯片?多少芯片组?多少根片内地址选择线?多少根芯片选择线?组?多少根片内地址选择线?多少根芯片选择线?2、设有一个具有、设有一个具有14位地址和位地址和8位字长的存储器,问:位字长的存储器,问: 该存储器能存储多少位的信息?该存储器能存储多少位的信息? 如果存储器由如果存储器由1K1bit 的静态的静态RAM芯片组成,需多芯片组成,需多少芯片?少芯片?答案:答案:512片片 64组组 10根根 6根根 答案:答案:12

2、8K bit 128片片 存储器接口的设计存储器片选控制方法: 常用的片选控制方法有线选法、全译码法、局部译码法等几种。 (1)线选法 线选法除将低位地址直接接片内地址外,将余下的高位地址线,分别作为各个存储器芯片的片选控制信号,如图所示。RAM2KBRAM2KBRAM2KBCSCSCSCSCSA11A12A13A14A15D0-D7A0-A10数据总线地址总线 线选法片选控制的原理图(3)(4)(5)RAM2KBRAM2KB(1)(2) 线选法就是用除片内寻址外的高位地址线直接分别接至各个存储芯片的片选端,当某地址线信号为“0”时,就选中与之对应的存储芯片。 A15 A14 A13 A 12

3、 A11 A10-A0 地 址范围 0 1 1 1 1 0 0 7800H 0 1 1 1 1 1 1 7FFFH 1 0 1 1 1 0 0 B800H 1 0 1 1 1 1 1 BFFFH 1 1 0 1 1 0 0 C800H 1 1 0 1 1 1 1 CFFFH 1 1 1 0 1 0 0 E800H 1 1 1 0 1 1 1 EFFFH 1 1 1 1 0 0 0 F000H 1 1 1 1 0 1 1 F7FFH存储器5地址范围存储器4地址范围存储器3地址范围存储器2地址范围存储器1地址范围存储器地址的形成线选法的优点线选法的优点是连接简单,选择芯片无需专门的译码电路。线选法

4、的缺点线选法的缺点是地址不连接,使可寻址 的地址范围减少,即寻址能力的利用率太低,使大量地址空间浪费,在使用时要予以注意。 这种方法除了将低位地址总线直接连至各芯片的地址线外,将余下的高位地址全部译码,译码的输出作为各芯片的片选信号,如图所示。(2)全地址译码法AG2BG27Y6Y5Y4Y3Y2Y1Y0Y输 入输 出使 能选 择G1G2A#G2B#CBAY7#Y6#Y5#Y4#Y3#Y2#Y1#Y0#10000011111110100001111111011000101111101110001111110111100100111011111001011101111110011010111111

5、10011101111111其 它X X X1111111174LS138功能表 4KB (1)4KB (2)4KB (16)译译码码器器CSCSCSY0Y1Y15A0-A11地址总线数据总线D0-D7A15-A12全译码片选法原理图.A15 A14 A13 A 12 A11 A10-A0 地地 址范围址范围 0 0 0 0 0 0 0 Y1 0000H-0FFFH 0 0 0 1 0 0 0 Y2 1000H-1FFFH 0 0 1 0 0 0 0 Y3 2000H-2FFFH 1 1 0 1 0 0 0 Y14 D000H-DFFFH 1 1 1 0 0 0 0 Y15 E000H-EFF

6、FH 1 1 1 1 0 0 0 Y16 F000H-FFFFH 存储器1地址范围存储器2地址范围存储器3地址范围存储器14地址范围存储器15地址范围全地址译码片选信号的形成存储器16地址范围 全译码法将片内寻址外的全部高位地址线作为地址译码器的输入,把经译码器译码后的输出作为各芯片的片选信号,将它们分别接到存储芯片的片选端,以实现对存储芯片的选择。 译码法的优点是每片(或组)芯片的地址范围是唯确定的,而且是连续的,也便于扩展,不会产生地址重叠的存储区,但全译码法对译码电路要求较高。 当采用线选法地址线不够用,而又不需要全部存储空间的寻址能力时,可采用这种方法。它是介于全译码和线选法之间的一种

7、选址方法。(3)局部译码法2KB (1)2KB (2)2KB (8)译译码码器器CSCSCSY0Y1Y7A0-A10地址总线数据总线D0-D7A15-A11局部译码片选原理图局部译码片选原理图中任三根. 部分译码法是对高位地址线中的一部分(而不是全部)进行译码,以产生各存储器芯片的片选控制信号。当采用线选法地址线不够用,而又不需要全部存储器空间的寻址能力时,可采用这种方法。 例1:存储器6264 8KB芯片工作在F0000HF1FFFH内存空间,画出和系统的连线图。6264地址线:地址线:A0-A12数据线:数据线:D0-D7WEOECS2 接接+5V电源电源CS1 高位地址译码高位地址译码系

8、统总线:系统总线:地址线:地址线:A0-A12A0-A12数据线:数据线:D0-D7D0-D7MEMWMEMWMEMRMEMR全地址译码方式全地址译码方式D0D7A0A12MEMWMEMRA19A18A17A16A15A14A13D0D7A0A12WEOECS2CS15V1118086CPU6264A19A18A17A16A15A14A13A12A11A01 1 1 1 0 0 00 0 00 0 11 1 1F0000HF0001HF1FFFHD0D7A0A12MEMWMEMRA19A18A17A16A15A14A13D0D7A0A12WEOECS2CS15V18086CPU6264A19A18A17A16 A15 A14 A13 A12 A11A01 0 0 0 0 0 00 0 00 0 11 1 180000H80001H81FFFH1例2:存储器6264 8KB芯片工作在80000H81FFFH内存空间,画出和系统的连线图。线选法线选法D0D7A0A12MEMWMEMRA19A18A17A16A15A1

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论