并联谐振原理和产生条件_第1页
并联谐振原理和产生条件_第2页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 在电感和电容并联的电路中,当电容的大小恰恰使电路中的电压与电流同相位,即电源电能全部为电阻消耗,成为电阻电路时,叫作并联谐振。 并联谐振的原理 在电感、电容和外加交流电源相并联的振荡回路,通常电感线圈是用电阻和电感的串联组合来表示的,电容器的损耗及漏电流一般很小,在一定条件下可忽略不计。如果回路的感抗和容抗比电阻大得多,即L(C)R,并联回路的固有频率可近似为f12LC。如果Q、L、C达到一定条件,使并联电路的感纳和容纳相等BLBC(BLL,BC1C),从而使电纳B等于零(BBLBC0),则电流与电压将同相(0),这种情况称为 R、L、C并联谐振。 并联谐振的产生条件 并联谐振是一种完全的补

2、偿,电源无需提供无功功率,只提供电阻所需要的有功功率。谐振时,电路的总电流zui小,而支路的电流往往大于电路的总电流,因此,并联谐振也称为电流谐振。发生并联谐振时,在电感和电容元件中流过很大的电流,因此会造成电路的熔断器熔断或烧毁电气设备的事故;但在无线电工程中往往用来选择信号和消除干扰。 工程实际中广泛应用电感线圈和电容并联的谐振电路,其中电感线圈可以用电阻R和电感L串联电路模型来表示。在不考虑电容器的介质损耗时,该并联装置的电路模型如图4-41所示。 电路的复导纳为 导纳的虚部为零,即B=0时 电路发生谐振。并联谐振时有 实际应用的并联谐振电路中,线圈的电阻R很小,在高频电路中一般都能满足 于是 并联谐振电路的特性 1、如果外加频率比谐振频率高时,电路阻抗呈容性,相当于一个电容。 2、如果外加频率等于谐振频率时,电路阻抗呈纯电阻性,且有zui大值,它这个特性在实际应用中叫做选频电路。 3、如果外加频率比谐振频率低时,这时电路呈感性,相当于一个电感线圈。 所以当串联或并联谐振电路不是调节在信号频率点时,信号通过它将会产生相移(即相位失真) 。 并联谐振的危害 当电力线路发生并联谐振时,支路电流往往大大超过电路

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论