电子信息eda实验指导书_第1页
电子信息eda实验指导书_第2页
电子信息eda实验指导书_第3页
电子信息eda实验指导书_第4页
电子信息eda实验指导书_第5页
已阅读5页,还剩50页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

EDA实验指导书余建坤编写邵阳学院信息工程系2007年3月目录第一部分系统使用说明第一章GW48教学实验系统原理与使用介绍第二章GW48系统实验电路结构图第三章GW48CK/GK/PK系统万能接插口与结构图信号/与芯片引脚对照表第四章GW48PK系统LCD液晶屏使用方法第一部分实验指导第五章系统开设实验指导【实验1】实验系统的构成,软件环境的操作(演示或模拟验证实验)【实验2】1位全加器VHDL文本输入设计【实验3】2选1多路选择器VHDL设计【实验4】8位硬件加法器VHDL设计【实验5】含异步清0和同步时钟使能的4位加法计数器设计【实验6】7段数码显示译码器设计【实验7】数控分频器的设计【实验8】用状态机实现序列检测器的设计【实验9】用状态机对ADC0809的采样控制电路实现【实验10】波形发生与扫频信号发生器电路设计第一部分系统使用说明第一章GW48教学实验系统原理与使用介绍第一节GW48系统使用注意事项A闲置不用GW48系统时,关闭电源,拔下电源插头BEDA软件安装方法可参见光盘中相应目录中的中文READMETXT;详细使用方法可参阅本书或EDA技术实用教程、或VHDL实用教程中的相关章节。C在实验中,当选中某种模式后,要按一下右侧的复位键,以使系统进入该结构模式工作。D换目标芯片时要特别注意,不要插反或插错,也不要带电插拔,确信插对后才能开电源。其它接口都可带电插拔(当适配板上的10芯座处于左上角时,为正确位置)。E对工作电源为5V的CPLD(如1032E/1048C、95108或7128S等)下载时。最好将系统的电路“模式”切换到“B”,以便使工作电压尽可能接近5V。GGW48详细使用方法可参见EDA技术实用教程配套教学软件PPT。H主板左侧3个开关默认向下,但靠右的开关必须打向上(DLOAD),才能下载。I跳线座“SPS”默认向下短路(PIO48);右侧开关默认向下(TOMCU)。J左下角拨码开关除第4档“DS8使能”向下拨(8数码管显示使能)外,其余皆默认向上拨。第二节GW48系统主板结构与使用方法附图11A为GW48CK型EDA实验开发系统的主板结构图(GW48GK/PK型未画出,具体结构说明应该参考实物主板),该系统的实验电路结构是可控的。即可通过控制接口键SW9,使之改变连接方式以适应不同的实验需要。因而,从物理结构上看,实验板的电路结构是固定的,但其内部的信息流在主控器的控制下,电路结构将发生变化。这种“多任务重配置”设计方案的目的有3个1适应更多的实验与开发项目;2适应更多的PLD公司的器件;3适应更多的不同封装的FPGA和CPLD器件。系统板面主要部件及其使用方法说明如下(请参看相应的实验板板面和附图11A)。以下是对GW48系统主板功能块的注释,但请注意,有的功能块仅GW48GK获GW48PK系统存在(1)SW9按动该键能使实验板产生12种不同的实验电路结构。这些结构如第二节的13张实验电路结构图所示。例如选择了“NO3”图,须按动系统板上的SW9键,直至数码管SWG9显示“3”,于是系统即进入了NO3图所示的实验电路结构。(2)B2这是一块插于主系统板上的目标芯片适配座。对于不同的目标芯片可配不同的适配座。附图11B、GW48GK/PK系统目标板插座引脚信号图附表11在线编程坐各引脚与不同PLD公司器件编程下载接口说明PLD公司LATTICEALTERA/ATMELXILINXVANTIS编程座引脚ISPLSICPLDFPGACPLDFPGACPLDTCK1SCLKTCKDCLKTCKCCLKTCKTDO3MODETDOCONF_DONETDODONETMSTMS5ISPENTMSNCONFIGTMS/PROGRAMENABLENSTA7SDONSTATUSTDOTDI9SDITDIDATA0TDIDINTDISEL0GNDVCCVCCGNDGNDVCCSEL1GNDVCCVCCVCCVCCGNDPS/2S1/VR121BA5V,/12V33V,25V18VSWG9CON1B2J3B12CON221CPLD/FPGAEDA5432D5D4D3D281JP1AJP1BJP1CCLOCK0UARTRS232B8B4B3VGAVGARS232J8C3850MASICKONXIND/AA/DA/DJ2AOUTAIN1AIN0JP2D9D10D1D12D16D15D14D13234765BYTEBLASTERMVBYTEBLASTER8761FUSEK1D8D7D6D1附图11AGW48CK实验开发系统的板面结构图可用的目标芯片包括目前世界上最大的六家FPGA/CPLD厂商几乎所有CPLD、FPGA和所有ISPPAC等模拟EDA器件。第三节的表中已列出多种芯片对系统板引脚的对应关系,以利在实验时经常查用。(3)J3B/J3A如果仅是作为教学实验之用,系统板上的目标芯片适配座无须拔下,但如果要进行应用系统开发、产品开发、电子设计竞赛等开发实践活动,在系统板上完成初步仿真设计后,就有必要将连有目标芯片的适配座拔下插在自己的应用系统上(如GWDVP板)进行调试测试。为了避免由于需要更新设计程序和编程下载而反复插拔目标芯片适配座,GW48系统设置了一对在线编程下载接口座J3A和J3B。此接口插座可适用于不同的FPGA/CPLD(注意,1、此接口仅适用于5V工作电源的FPGA和CPLD;2、5V工作电源必须由被下载系统提供)的配置和编程下载。对于低压FPGA/CPLD,(如EP1K30/50/100、EPF10K30E等,都是25V器件),下载接口座必须是另一座BYTEBLASTERMV。注意,对于GW48GK/PK,只有一个下载座BYTEBLASTERMV,是通用的。4混合工作电压使用对于低压FPGA/CPLD目标器件,在GW48系统上的设计方法与使用方法完全与5V器件一致,只是要对主板的跳线作一选择(对GW48GK/PK系统不用跳线)JVCC/VS2跳线JVCC(GW48GK/PK型标为“VS2”)对芯片I/O电压33VVCCIO或5V(VCC)作选择,对5V器件,必须选“50V”。例如,若系统上插的目标器件是EP1K30/50/100或EPF10K30E/50E等,要求将主板上的跳线座“JVCC”短路帽插向“33V”一端;将跳线座“JV2”短路帽插向“25V”一端(如果是5V器件,跳线应插向“50V”)。(5)并行下载口此接口通过下载线与微机的打印机口相连。来自PC机的下载控制信号和CPLD/FPGA的目标码将通过此口,完成对目标芯片的编程下载。编程电路模块能自动识别不同的CPLD/FPGA芯片,并作出相应的下载适配操作。(6)键1键8为实验信号控制键,此8个键受“多任务重配置”电路控制,它在每一张电路图中的功能及其与主系统的连接方式随SW9的模式选择而变,使用中需参照第二节中的电路图。(7)键9键12实验信号控制键(仅GW48GK/PK型含此键)此4个键不受“多任务重配置”电路控制,使用方法参考“实验电路结构NO5”。(8)数码管18/发光管D1D16也受“多任务重配置”电路控制,它们的连线形式也需参照第二节的电路图。(9)数码管914/发光管D17D22不受“多任务重配置”电路控制(仅GW48GK/PK型含此发光管),它们的连线形式和使用方法参考“实验电路结构NO5”。(10)“时钟频率选择”P1A/JP1B/JP1C为时钟频率选择模块。通过短路帽的不同接插方式,使目标芯片获得不同的时钟频率信号。对于“CLOCK0”JP1C,同时只能插一个短路帽,以便选择输向“CLOCK0”的一种频率信号频率范围1HZ50MHZ(对GW48CK系统)信号频率范围05HZ50MHZ(对GW48GK系统)信号频率范围05HZ100MHZ(对GW48PK系统),由于CLOCK0可选的频率比较多,所以比较适合于目标芯片对信号频率或周期测量等设计项目的信号输入端。JP1B分三个频率源组,即如系统板所示的“高频组”、“中频组”和“低频组”。它们分别对应三组时钟输入端。例如,将三个短路帽分别插于JP1B座的2HZ、1024HZ和12MHZ;而另三个短路帽分别插于JP1A座的CLOCK4、CLOCK7和CLOCK8,这时,输向目标芯片的三个引脚CLOCK4、CLOCK7和CLOCK8分别获得上述三个信号频率。需要特别注意的是,每一组频率源及其对应时钟输入端,分别只能插一个短路帽。也就是说,通过JP1A/B的组合频率选择,最多只能提供三个时钟频率。注意,对于GW48GK/PK系统,时钟选择比较简单每一频率组仅接一个频率输入口,如低频端的4个频率通过短路帽,可选的时钟输入口仅为CLOCK2,因此对于GW48GK/PK,总共只有4个时钟可同时输入FPGACLOCK0、CLOCK2、CLOCK5、CLOCK9。(11)扬声器S1目标芯片的声讯输出,与目标芯片的“SPEAKER”端相接,即PIO50。通过此口可以进行奏乐或了解信号的频率。(12)PS/2接口通过此接口,可以将PC机的键盘和/或鼠标与GW48系统的目标芯片相连,从而完成PS/2通信与控制方面的接口实验,GW48GK/PK含另一PS/2接口,参见实验电路结构NO5。(13)VGA视频接口通过它可完成目标芯片对VGA显示器的控制。14单片机接口器件它与目标板的连接方式也已标于主系统板上连接方式可参见附图213。注意1,对于GW48GK/PK系统,实验板左侧有一开关,向上拨,将RS232通信口直接与FPGA的PIO31和PIO30相接;向下拨则与89C51单片机的P30和P31端口相接。于是通过此开关可以进行不同的通信实验,详细连接方式可参见附图213。平时此开关向下打,不要影响FPGA的工作。注意2,由附图213可知,单片机89C51的P3和P1口是与FPGA的PIO66PIO79相接的,而这些端口又与6数码管扫描显示电路连在一起的,所以当要进行6数码管扫描显示实验时,必须拔去右侧的单片机,并安实验电路结构NO5,将拨码开关3,拨为使能,这时LCD停止工作。(15)RS232串行通讯接口此接口电路是为单片机与PC机通讯准备的,由此可以使PC机、单片机、FPGA/CPLD三者实现双向通信。当目标板上FPGA/CPLD器件需要直接与PC机进行串行通讯时,可参见附图213,和实验电路结构图NO5,将实验板右侧的开关向上打“TOFPGA”,从而使目标芯片的PIO31和PIO30与RS232口相接,即使RS232的通信接口直接与目标器件FPGA的PIO30/PIO31相接。而当需要使PC机的RS232串行接口与单片机的P30和P31口相接时,则应将开关向下打“TOMCU”既可(平时不用时也应保持在个位置)。(16)“AOUT”D/A转换利用此电路模块(实验板左下侧),可以完成FPGA/CPLD目标芯片与D/A转换器的接口实验或相应的开发。它们之间的连接方式可参阅“实验电路结构NO5”D/A的模拟信号的输出接口是“AOUT”,示波器可挂接左下角的两个连接端。当使能拨码开关8“滤波1”时,D/A的模拟输出将获得不同程度的滤波效果。注意,进行D/A接口实验时,需打开左侧第2个开关,获得/12伏电源,实验结束后关上此电源。(17)“AIN0”/“AIN1”外界模拟信号可以分别通过系统板左下侧的两个输入端“AIN0”和“AIN1”进入A/D转换器ADC0809的输入通道IN0和IN1,ADC0809与目标芯片直接相连。通过适当设计,目标芯片可以完成对ADC0809的工作方式确定、输入端口选择、数据采集与处理等所有控制工作,并可通过系统板提供的译码显示电路,将测得的结果显示出来。此项实验首先需参阅第二节的“实验电路结构NO5”有关0809与目标芯片的接口方式,同时了解系统板上的接插方法以及有关0809工作时序和引脚信号功能方面的资料。注意不用0809时,需将左下角的拨码开关的“A/D使能”和“转换结束”打为禁止向上拨,以避免与其他电路冲突。ADC0809A/D转换实验接插方法(如实验电路结构NO5图所示)1左下角拨码开关的“A/D使能”和“转换结束”打为使能向下拨,即将ENABLE9与PIO35相接;若向上拨则禁止,即则使ENABLE90,表示禁止0809工作,使它的所有输出端为高阻态。2左下角拨码开关的“转换结束”使能,则使EOC7PIO36,由此可使目标芯片对ADC0809的转换状态进行测控。(18)VR1/“AIN1”VR1电位器,通过它可以产生0V5V幅度可调的电压。其输入口是0809的IN1(与外接口AIN1相连,但当AIN1插入外输入插头时,VR1将与IN1自动断开)。若利用VR1产生被测电压,则需使0809的第25脚置高电平,即选择IN1通道,参考“实验电路结构NO5”。(19)AIN0的特殊用法系统板上设置了一个比较器电路,主要以LM311组成。若与D/A电路相结合,可以将目标器件设计成逐次比较型A/D变换器的控制器件参考“实验电路结构NO5”。(20)系统复位键此键是系统板上负责监控的微处理器的复位控制键,同时也与接口单片机的复位端相连。因此兼作单片机的复位键。21下载控制开关在系统板的左侧第3个开关。当需要对实验板上的目标芯片下载时必须将开关向上打(即“DLOAD”);而当向下打(LOCK)时,将关闭下载口,这时可以将下载并行线拔下而作它用(这时已经下载进FPGA的文件不会由于下载口线的电平变动而丢失);例如拔下的25芯下载线可以与GWAK30适配板上的并行接口相接,以完成类似逻辑分析仪方面的实验。22跳线座SPS短接“T_F”可以使用在系统频率计。频率输入端在主板右侧标有“频率计”处。模式选择为“A”。短接“PIO48”时,信号PIO48可用,如实验电路结构图NO1中的PIO48。平时应该短路“PIO48”23目标芯片万能适配座CON1/2在目标板的下方有两条80个插针插座(GW48CK系统),其连接信号如附图11B所示,此图为用户对此实验开发系统作二次开发提供了条件。此二座的位置设置方式和各端口的信号定义方式与综合电子设计竞赛开发板GWDVPB完全兼容对于GW48GK/PK系统,此适配座在原来的基础上增加了20个插针,功能大为增强。增加的20插针信号与目标芯片的连接方式可参考“实验电路结构NO5”和附图213。(24)拨码开关拨码开关的详细用法可参考实验电路结构NO5图和附图213。(25)ISPPAC下载板对于GW48GK系统,其右上角有一块ISPPAC模拟EDA器件下载板,可用于模拟EDA实验中对ISPPAC10/20/80等器件编程下载用,详细方法请看光盘中ENA技术实用教程配套教学软件实验演示部分“模拟EDA实验演示”的POWERPOINT。(26)拨8X8数码点阵在右上角的模拟EDA器件下载板上还附有一块数码点阵显示块,是通用供阳方式,需要16根接插线和两根电源线连接。详细方法请看“实验演示”的POWERPOINT。27使用举例若通过键SW9选中了“实验电路结构图NO1”,这时的GW48系统板所具有的接口方式变为FPGA/CPLD端口PI/O3128、2724、2320和1916,共4组4位二进制I/O端口分别通过一个全译码型的7段译码器输向系统板的7段数码显示器。这样,如果有数据从上述任一组四位输出,就能在数码显示器上显示出相应的数值,其数值对应范围为FPGA/CPLD输出0000000100101100110111101111数码管显示012CDEF端口I/O3239分别与8个发光二极管D8D1相连,可作输出显示,高电平亮。还可分别通过键8和键7,发出高低电平输出信号进入端口I/049和48;键控输出的高低电平由键前方的发光二极管D16和D15显示,高电平输出为亮。此外,可通过按动键4至键1,分别向FPGA/CPLD的PIO0PIO15输入4位16进制码。每按一次键将递增1,其序列为1,2,9,A,F。注意,对于不同的目标芯片,其引脚的I/O标号数一般是同GW48系统接口电路的“PIO”标号是一致的(这就是引脚标准化),但具体引脚号是不同的,而在逻辑设计中引脚的锁定数必须是该芯片的具体的引脚号。具体对应情况需要参考第3节的引脚对照表。第二章GW48系统实验电路结构图1实验电路信号资源符号图说明结合附图21,以下对实验电路结构图中出现的信号资源符号功能作出一些说明1)附图21A是16进制7段全译码器,它有7位输出,分别接7段数码管的7个显示输入端A、B、C、D、E、F和G;它的输入端为D、C、B、A,D为最高位,A为最低位。例如,若所标输入的口线为PIO1916,表示PIO19接D、18接C、17接B、16接A。2)附图21B是高低电平发生器,每按键一次,输出电平由高到低、或由低到高变化一次,且输出为高电平时,所按键对应的发光管变亮,反之不亮。3)附图21C是16进制码(8421码)发生器,由对应的键控制输出4位2进制构成的1位16进制码,数的范围是00001111,即H0至HF。每按键一次,输出递增1,输出进入目标芯片的4位2进制数将显示在该键对应的数码管上。4)直接与7段数码管相连的连接方式的设置是为了便于对7段显示译码器的设计学习。以图NO2为例,如图所标“PIO46PIO40接G、F、E、D、C、B、A”表示PIO46、PIO45PIO40分别与数码管的7段输入G、F、E、D、C、B、A相接。5)附图21D是单次脉冲发生器。每按一次键,输出一个脉冲,与此键对应的发光管也会闪亮一次,时间20MS。(6)附图21E是琴键式信号发生器,当按下键时,输出为高电平,对应的发光管发亮;当松开键时,输出为高电平,此键的功能可用于手动控制脉冲的宽度。具有琴键式信号发生器的实验结构图是NO3。2各实验电路结构图特点与适用范围简述(1)结构图NO0目标芯片的PIO19至PIO44共8组4位2进制码输出,经外部的7段译码器可显示于实验系统上的8个数码管。键1和键2可分别输出2个四位2进制码。一方面这四位码输入目标芯片的PIO11PIO8和PIO15PIO12,另一方面,可以观察发光管D1至D8来了解输入的数值。例如,当键1附图21实验电路信号资源符号图控制输入PIO11PIO8的数为HA时,则发光管D4和D2亮,D3和D1灭。电路的键8至键3分别控制一个高低电平信号发生器向目标芯片的PIO7至PIO2输入高电平或低电平,扬声器接在“SPEAKER”上,具体接在哪一引脚要看目标芯片的类型,这需要查第3节的引脚对照表。如目标芯片为FLEX10K10,则扬声器接在“3”引脚上。目标芯片的时时钟输入未在图上标出,也需查阅第3节的引脚对照表。例如,目标芯片为XC95108,则输入此芯片的时钟信号有CLOCK0至CLOCK10,共11个可选的输入端,对应的引脚为65至80。具体的输入频率,可参考主板频率选择模块。此电路可用于设计频率计,周期计,计数器等等。2结构图NO1适用于作加法器、减法器、比较器或乘法器等。例如,加法器设计,可利用键4和键3输入8位加数;键2和键1输入8位被加数,输入的加数和被加数将显示于键对应的数码管41,相加的和显示于数码管6和5;可令键8控制此加法器的最低位进位。3结构图NO2可用于作VGA视频接口逻辑设计,或使用数码管8至数码管5共4个数码管作7段显示译码方面的实验;而数码管4至数码管1,4个数码管可作译码后显示,键1和键2可输入高低电平。4结构图NO3特点是有8个琴键式键控发生器,可用于设计八音琴等电路系统。也可以产生时间长度可控的单次脉冲。该电路结构同结构图NO0一样,有8个译码输出显示的数码管,以显示目标芯片的32位输出信号,且8个发光管也能显示目标器件的8位输出信号。5)结构图NO4适合于设计移位寄存器、环形计数器等。电路特点是,当在所设计的逻辑中有串行2进制数从PIO10输出时,若利用键7作为串行输出时钟信号,则PIO10的串行输出数码可以在发光管D8至D1上逐位显示出来,这能很直观地看到串出的数值。6结构图NO5此电路结构比较复杂,有较强的功能,主要用于目标器件与外界电路的接口设计实验。该电路主要含以9大模块1普通内部逻辑设计模块。在图的左下角。此模块与以上几个电路使用方法相同,例如同结构图NO3的唯一区别是8个键控信号不再是琴键式电平输出,而是高低电平方式向目标芯片输入(即乒乓开关)。此电路结构可完成许多常规的实验项目。2RAM/ROM接口。在图左上角,此接口对应于主板上,有2个32脚的DIP座,在上面可以插RAM,也可插ROM(仅GW48GK/PK系统包含此接口)例如RAM628128;ROM27C010、27C020、27C040、27C080、29C010、29C020、29C040等。此32脚座的各引脚与目标器件的连接方式示于图上,是用标准引脚名标注的,如PIO48(第1脚)、PIO10(第2脚)等等。注意,RAM/ROM的使能由拨码开关“1”控制。对于不同的RAM或ROM,其各引脚的功能定义不尽一致,即,不一定兼容,因此在使用前应该查阅相关的资料,但在结构图的上方也列出了部分引脚情况,以资参考。3VGA视频接口。在图右上角,它与目标器件有5个连接信号PIO40、41、42、43、44,通过查表(第3节的引脚对照表),可的对应于EPF10K20144或EP1K30/50144的5个引脚号分别是87、88、89、90、91。4PS/2键盘接口。在图右上侧。它与目标器件有2个连接信号PIO45、46。5A/D转换接口。在图左侧中。图中给出了ADC0809与目标器件连接的电路图。使用注意事项可参照上节。有关FPGA/CPLD与ADC0809接口方面的实验示例在本实验讲义中已经给出(实验12)。6D/A转换接口。在图右下侧。图中给出了DAC0832与目标器件连接的电路图。使用注意事项可参照上节。有关FPGA/CPLD与0832接口方面的实验示例在本实验讲义中已经给出(实验16)。7LM311接口。注意,此接口电路包含在以上的D/A接口电路中,可用于完成使用DAC0832与比较器LM311共同实现A/D转换的控制实验。比较器的输出可通过主板左下侧的跳线选择“比较器”,使之与目标器件的PIO37相连。以便用目标器件接收311的输出信号。注意,有关D/A和311方面的实验都必须打开/12V电压源,实验结束后关闭此电源。8单片机接口。根据此图和附图213,给出了单片机与目标器及LCD显示屏的连接电路图。9RS232通信接口。注意,结构图NO5中并不是所有电路模块都可以同时使用,这是因为各模块与目标器件的IO接口有重合。仔细观察可以发现1当使用RAM/ROM时,数码管3、4、5、6、7、8共6各数码管不能同时使用,这时,如果有必要使用更多的显示,必须使用以下介绍的扫描显示电路。但RAM/ROM可以与D/A转换同时使用,尽管他们的数据口(PIO24、25、26、27、28、29、30、31)是重合的。这时如果希望将RAM/ROM中的数据输入D/A器件中,可设定目标器件的PIO24、25、26、27、28、29、30、31端口为高阻态;而如果希望用目标器件FPGA直接控制D/A器件,可通过拨码开关禁止RAM/ROM数据口。RAM/ROM能与VGA同时使用,但不能与PS/2同时使用,这时可以使用以下介绍的PS/2接口。2A/D不能与RAM/ROM同时使用,由于他们有部分端口重合,若使用RAM/ROM,必须禁止ADC0809,而当使用ADC0809时,应该禁止RAM/ROM,如果希望A/D和RAM/ROM同时使用以实现诸如高速采样方面的功能,必须使用含有高速A/D器件的适配板,如GWAK30等型号的适配板。3RAM/ROM不能与311同时使用,因为在端口PIO37上,两者重合。7结构图NO6此电路与NO2相似,但增加了两个4位2进制数发生器,数值分别输入目标芯片的PIO7PIO4和PIO3PIO0。例如,当按键2时,输入PIO7PIO4的数值将显示于对应的数码管2,以便了解输入的数值。8)结构图NO7此电路适合于设计时钟、定时器、秒表等。因为可利用键8和键5分别控制时钟的清零和设置时间的使能;利用键7、5和1进行时、分、秒的设置。9)结构图NO8此电路适用于作并进/串出或串进/并出等工作方式的寄存器、序列检测器、密码锁等逻辑设计。它的特点是利用键2、键1能序置8位2进制数,而键6能发出串行输入脉冲,每按键一次,即发一个单脉冲,则此8位序置数的高位在前,向PIO10串行输入一位,同时能从D8至D1的发光管上看到串形左移的数据,十分形象直观。10结构图NO9若欲验证交通灯控制等类似的逻辑电路,可选此电路结构。11当系统上的“模式指示”数码管显示“A”时,系统将变成一台频率计,数码管8将显示“F”,“数码6”至“数码1”显示频率值,最低位单位是HZ。测频输入端为系统板右下侧的插座。13实验电路结构图COM此图的所有电路仅GW48GK/PK系统拥有,即以上所述的所有电路结构(除RAM/ROM模块),包括“实验电路结构NO0”至“实验电路结构NOB”共11套电路结构模式为GW48CK和GW48GK/PK两种系统共同拥有(兼容),我们把他们称为通用电路结构。在原来的11套电路结构模式中的每一套结构图中增加附图213所示的“实验电路结构图COM”。例如,在GW48GK系统中,当“模式键”选择“5”时,电路结构将进入附图27所示的实验电路结构图NO5外,还应该加入“实验电路结构图COM”。这样以来,在每一电路模式中就能比原来实现更多的实验项目。“实验电路结构图COM”包含的电路模块有1PS/2键盘接口。注意,在通用电路结构中,还有一个用于鼠标的PS/2接口。24键直接输入接口。原来的键1至键8是由“多任务重配置”电路结构控制的,所以键的输入信号没有抖动问题,不需要在目标芯片的电路设计中加入消抖动电路,这样,能简化设计,迅速入门。所以设计者如果希望完成键的消抖动电路设计,可利用此图的键9至键12。当然也可以利用此4键完成其他方面的设计。注意,此4键为上拉键,按下后为低电平。3I平方C串行总线存储器件接口。该接口器件用24C01担任,这是一种十分常用的串行E平方ROM器件。4USB接口。此接口是SLAVE接口。5扫描显示电路。这是一个6数码管(共阴数码管)的扫描显示电路。段信号为7个数码段加一个小数点段,共8位,分别由PIO60、61、62、63、64、65、66、67通过同相驱动后输入;而位信号由外部的6个反相驱动器驱动后输入数码管的共阴端。6实验电路结构图COM”中各标准信号(PIOX)对应的器件的引脚名,必须查附表12,而不是查第3节的通用的引脚对照表。附表12仅适用于GW48GK/PK系统7发光管插线接口。在主板的右上方有6个发光管(共阳连接),以供必要时用接插线与目标器件连接显示。由于显示控制信号的频率比较低,所以目标器件可以直接通过连接线向此发光管输出。实验电路结构图NO0HEXPIO2PIO3PIO4PIO5PIO7PIO6D1D2D3D4D5D6D7D8D16D15D14D13D12D1112345678SPEAKERFPGA/CPLDPIO15PIO12PIO11PIO8PIO7PIO2HEX12345678PIO47PIO44PIO43PIO40PIO39PIO36PIO35PIO32PIO31PIO28PIO27PIO24PIO23PIO20PIO19PIO16附图22实验电路结构图NO0附图23实验电路结构图NO1附图24实验电路结构图NO26543210R45678D1234567840628406附图25实验电路结构图NO3附图26实验电路结构图NO4附图28实验电路结构图NO6RAM/ROM1A/DDS8DS65THROMON876543218DAC08327ADC08096ADC08095LM31483621ROM/RAMCS1VCHSPIO43VSPIO4BPIO42GPIO41RPIO401054876321VGAJ6R7820R720R76201413GNDPIO45PIO46513PS/2J74AIN1VC10KVR176AIN0PIO823241216272610CLOCK750KHZA0215VREFREFIN1IN0692257171415818192021EU1ADC0809PIO16PIO17PIO18PIO19PIO20PIO21PIO2PIO23PIO32PIO3PIO35PIO34MSB21222324252627LSB28EOCADAADBADCALEENABLESTART1ROMONCS1P29A1427010PIN30VC,PIN3A15,PIN29A1427020PIN30A17,PIN3A15,PIN3A15,PIN29A1427040PIN31A18,PIN30A17,PIN30A17,PIN3A15,PIN29A1429C040PIN31WE,PIN1A18,628128PIN30VC,PIN3A14,PIN29WE81ON1103PIO37COMP5ON72KPIO31PIO29PIO30PIO28PIO27PIO26PIO25PIO24131415164D7D6D5D4D35D26D1D07PIO37551PFC27COMPLM31VC10K12124823TL082/1AIN0AOUT51KR72765TL082/28411212COMEU2DAC0832118171032WR1FB9321IOUT1IOUT212/CSWR2XFERAGNDDGNDVREF8VC20VCD1PIO8D2D3D4D5D6D7D8PIO9PIO10PIO1PIO12PIO15PIO14PIO13NO5SPEAKERFPGA/CPLD12345678D16D15D14D13D12D1D10D9PIO47PIO4PIO43PIO40PIO39PIO36PIO35PIO32PIO31PIO28PIO27PIO24PIO23PIO20PIO19PIO16PIO15PIO8PIO0PIO1PIO2PIO3PIO4PIO5PIO6PIO712345678RAM/ROMPIO8RAM/ROMPIO62GNDVCPIO62/PIO8PIO49RAM/ROMA18/A19A18/A15/WEPIO26PIO25PIO24PIO32PIO3PIO34PIO35PIO36PIO37PIO38PIO39PIO14PIO47PIO10PIO48PIO9PIO46PIO45PIO1PIO12PIO13PIO15PIO31PIO30PIO29PIO28PIO2732313029282726252423221201918171615141312110987654321VCGND270802704027020270102751227256276462812862566264VCA17/VCWR/A14A13A8A9A1OEA10CS1D7D6D5D4D3GNDD2D1D0A0A1A2A3A4A5A6A7A12A14A15A16附图27实验电路结构图NO5D16D15D14D13D12D11D9D8PIO47D7PIO46D6PIO45D5PIO44D4PIO43D3PIO42D2PIO41PIO40D1NO7SPEAKERFPGA/CPLD12345678PIO0PIO2PIO3PIO4PIO5PIO6PIO712345678PIO47PIO40PIO39PIO36PIO35PIO32PIO31PIO28PIO27PIO24PIO23PIO20PIO19PIO16附图29实验电路结构图NO7附图210实验电路结构图NO8I29I30I31I32I3I34I35I36I37I38I39I40I41I42OOOOVCTOFPGATOMCUPIO30PIO31PC235RS232B4P27P26P25P24P23P2P21P20PSENALEEAP07P06P05P04P03P02P01P0VCAT89C5140393837363534332313029282726252422321201918171615141312110987654321GNDX1X2PIO6PIO67PIO7PIO76PIO79PIO78P31P30RESETPIO75PIO74PIO73PIO72PIO71PIO70PIO69PIO68LCDVCGNDP2P21P20P0P01P02P03P04P05P06P07P23P24123456789101121314151617181920P109P10P11P12P13P14P16P17P18P19PIO79PIO78PIO75PIO74PIO73PIO72PIO71PIO70PIO69PIO68P14P1P7P14P143P142P141P140P138P137PIO7PIO76PIO67PIO6PIO65PIO64PIO63PIO62PIO61PIO60PIO45PIO46513PS/2VCJ74GNDDPIO65DPIO64SDAPIO65SCLPIO64PIO63PIO62PIO60PIO61PIO67PIO6PIO79PIO78PIO7PIO76PIO75PIO74PIO73PIO72PIO71PIO70PIO69PIO686D2D21D20D19D18D17VC8765432124C01GNDVCPIO7PIO766PS/254321GNDVCSLAVEUSBGND12191010KX4VC1413121109HGFEDCBA888888附图213实验电路结构图COM附图211实验电路结构图NO9第三章GW48CK/GK/PK系统万能接插口与结构图信号/与芯片引脚对照表ISPLSI1032EPLCC84ISPLSI1048EPQFP128FLEXEPF10K10PLCC84XCS05/XCS10PLCC84EPM7128SPL84EPM7160SPL84结构图上的信号名引脚号引脚名称引脚号引脚名称引脚号引脚名称引脚号引脚名称引脚号引脚名称PIO026I/O021I/O05I/O03I/O04I/O0PIO127I/O122I/O16I/O14I/O15I/O1PIO228I/O223I/O27I/O25I/O26I/O2PIO329I/O324I/O38I/O36I/O38I/O3PIO430I/O425I/O49I/O47I/O49I/O4PIO531I/O526I/O510I/O58I/O510I/O5PIO632I/O627I/O611I/O69I/O611I/O6PIO733I/O728I/O716I/O710I/O712I/O7PIO834I/O829I/O817I/O813I/O815I/O8PIO935I/O930I/O918I/O914I/O916I/O9PIO1036I/O1031I/O1019I/O1015I/O1017I/O10PIO1137I/O1132I/O1121I/O1116I/O1118I/O11PIO1238I/O1234I/O1222I/O1217I/O1220I/O12PIO1339I/O1335I/O1323I/O1318I/O1321I/O13PIO1440I/O1436I/O1424I/O1419I/O1422I/O14PIO1541I/O1537I/O1525I/O1520I/O1524I/O15PIO1645I/O1638I/O1627I/O1623I/O1625I/O16PIO1746I/O1739I/O1728I/O1724I/O1727I/O17PIO1847I/O1840I/O1829I/O1825I/O1828I/O18PIO1948I/O1941I/O1930I/O1926I/O1929I/O19PIO2049I/O2042I/O2035I/O2027I/O2030I/O20PIO2150I/O2143I/O2136I/O2128I/O2131I/O21PIO2251I/O2244I/O2237I/O2229I/O2233I/O22PIO2352I/O2345I/O2338I/O2335I/O2334I/O23PIO2453I/O2452I/O2439I/O2436I/O2435I/O24PIO2554I/O2553I/O2547I/O2537I/O2536I/O25PIO2655I/O2654I/O2648I/O2638I/O2637I/O26PIO2756I/O2755I/O2749I/O2739I/O2739I/O27PIO2857I/O2856I/O2850I/O2840I/O2840I/O28PIO2958I/O2957I/O2951I/O2941I/O2941I/O29PIO3059I/O3058I/O3052I/O3044I/O3044I/O30PIO3160I/O3159I/O3153I/O3145I/O3145I/O31PIO3268I/O3260I/O3254I/O3246I/O3246I/O32PIO3369I/O3361I/O3358I/O3347I/O3348I/O33PIO3470I/O3462I/O3459I/O3448I/O3449I/O34PIO3571I/O3563I/O3560I/O3549I/O3550I/O35PIO3672I/O3666I/O3661I/O3650I/O3651I/O36PIO3773I/O3767I/O3762I/O3751I/O3752I/O37PIO3874I/O3868I/O3864I/O3856I/O3854I/O38PIO3975I/O3969I/O3965I/O3957I/O3955I/O39PIO4076I/O4070I/O4066I/O4058I/O4056I/O40PIO4177I/O4171I/O4167I/O4159I/O4157I/O41PIO4278I/O4272I/O4270I/O4260I/O4258I/O42PIO4379I/O4373I/O4371I/O4361I/O4360I/O43PIO4480I/O4474I/O4472I/O4462I/O4461I/O44PIO4581I/O4575I/O4573I/O4565I/O4563I/O45PIO4682I/O4676I/O4678I/O4666I/O4664I/O46PIO4783I/O4777I/O4779I/O4767I/O4765I/O47PIO483I/O4885I/O4880I/O4868I/O4867I/O48PIO494I/O4986I/O4981I/O4969I/O4968I/O49SPKER5I/O5087I/O503CLRN70I/O5081I/O50CLOCK06I/O5188I/O512IN172I/O52ISPLSI1032EPLCC84ISPLSI1048EPLCC84FLEXEPF10K10PLCC84XCS05/XCS10PLCC84EPM7128SPL84EPM7160SPL84结构图上的信号名引脚号引脚名称引脚号引脚名称引脚号引脚名称引脚号引脚名称引脚号引脚名称CLOCK06I/O5188I/O512IN172I/O522IN4CLOCK166Y183Y142IN277I/O5369I/O50CLOCK27I/O5289I/O5243GCK278I/O5470I/O51CLOCK38I/O5390I/O5344IN379I/O5573I/O52CLOCK49I/O5491I/O5480I/O5674I/O53CLOCK563Y280Y283OE81I/O5775I/O54CLOCK610I/O5592I/O5582I/O5876I/O55CLOCK711I/O5693I/O5679I/O57CLOCK862Y379Y384IN483I/O5980I/O58CLOCK912I/O5794I/O571GCK184I/O6083IN1CLOCK1013I/O5895I/O58XCS30144PINTQFPXC95108XC9572PLCC84EP1K100EPF10K30E/50E208PINP/RQFPFLEX10K20EP1K30/50144PINTQFPISPLSI3256/APQFP160结构图上的信号名引脚号引

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论