数字电子技术基础—试题—填空.doc_第1页
数字电子技术基础—试题—填空.doc_第2页
数字电子技术基础—试题—填空.doc_第3页
数字电子技术基础—试题—填空.doc_第4页
数字电子技术基础—试题—填空.doc_第5页
免费预览已结束,剩余1页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

.一、填空题 : (每空1分,共10分) 1 (30.25) 10 = ( 11110.01 ) 2 = ( 1E.4 ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = (1)。 3 . 三态门输出的三种状态分别为:高电平、低电平和高阻态。 4 . 主从型JK触发器的特性方程 = 。 5 . 用4个触发器可以存储4位二进制数。 6 . 存储容量为4K8位的RAM存储器,其地址线为12条、数据线为 8条。 1八进制数 (34.2 ) 8 的等值二进制数为(11100.01 ) 2 ; 十进制数 98 的 8421BCD 码为( 10011000 ) 8421BCD 。 2 . TTL 与非门的多余输入端悬空时,相当于输入 高电平。 3 .图15所示电路 中 的最简逻辑表达式为AB 。 图 154. 一个 JK 触发器有 两 个稳态,它可存储 一 位二进制数。 5. 若将一个正弦波电压信号转换成同一频率的矩形波,应采用 多谐振荡器 电路。 6. 常用逻辑门电路的真值表如表1所示,则 F 1 、 F 2 、 F 3 分别属于何种常用逻辑门。 A B F 1 F 2 F 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1 表 1 F 1 ;F 2 ;F 3 分别为:同或 , 与非门 , 或门 1.(11011)2 =(_27_)102.8421BCD码的1000相当于十进制的数值8。3格雷码特点是任意两个相邻的代码中有_一_位二进制数位不同。4逻辑函数的反演规则指出,对于任意一个函数F,如果将式中所有的_与或运算_互换,_原变量_互换,_反变量_互换,就得到F的反函数F。5二极管的单向导电性是外加正向电压时 导通 ,外加反向电压时 截止 。6晶体三极管作开关应用时一般工作在输出特性曲线的 饱和 区和 截止 区。7TTL三态门的输出有三种状态:高电平、低电平和 高阻 状态。8. 集 电极开路门的英文缩写为 OC 门,工作时必须外加 上拉电阻 和 电源 。9一个2线4线译码器,其输入端的数目与输出端数目相比较,后者较多。10 输出n位代码的二进制编码器,一般有 _2n_个输入信号端。11全加器是指能实现两个加数和_(低位)进位信号_三数相加的算术运算逻辑电路。12时序逻辑电路的输出不仅与 当前输入状态 有关,而且与 输出的原始状态 有关。13与非门构成的基本RS 锁存器的特征方程是 S+ ,约束条件是 RS=0 。14时序逻辑电路中,按照触发器的状态是否同时发生变化可分为 同步时序电路 和 异步时序电路 。15JK触发器当J=K=_1_时,触发器Qn+1=Qn。16用555定时器构成的多谐振荡器,若充放电回路中有电阻、电容,则该多谐振荡器形成的脉冲周期T_07(R1+2R2)C_。17A/D转换需要经过 采样 、 保持 、 量化 和 编码 四个步骤。18根据D/A转换器分辨率计算方法,4位D/A转换器的分辨率为 6.7% 。 19DAC的转换精度包括 分辨率 和 转换误差 。20为使采样输出信号不失真地代表输入模拟信号,采样频率fs和输入模拟信号的最高频率fimax的关系是 fs2fimax 。21在A/D转换时,将一个时间上连续变化的模拟量转换为时间上离散的模拟量的过程称 采样 。 22在A/D转换中,用二进制码表示指定离散电平的过程称为 量化 。23CPLD的含义是 复杂可编程逻辑器件 。24MAX+PLUS中用于仿真文件的编辑器是 波形编辑器 。25MAX+PLUS中采用图形编辑器设计时的后缀名为 gdf 。26在MAX+PLUS集成环境下,为图形文件产生一个元件符号的主要用途是 被高层次电路设计调用 。 27VHDL语言中, 实体 定义设计的输入输出端口。28 STD库 是VHDL语言的标准库,包含了VHDL语言中的标准包集合。29VHDL语言程序中,关键字实体的英文是 entity 。 30VHDL语言程序中,关键字结构体的英文是 Architecture 。31VHDL语言程序保存时的文件名必须与 实体名 相同。32F=(A AND B)OR(NOT A AND NOT B)运算的结果是 (同或) 。33VHDL语言中,逻辑操作符“NXOR”的功能是 同或 。1、逻辑代数的三种基本运算规则 代入定理 、 反演定理 、 对偶定理 。 2、逻辑函数的描述方法有 逻辑函数式 、 逻辑图 、 波形图 、 卡诺图 、 逻辑真值表 等。3、将8k4位的RAM扩展为64k8位的RAM,需用 16 片8k4位的RAM,同时还需用一片 3线-8线 译码器。4、三态门电路的输出有 高电平 、 低电平 和 高阻 3种状态。5、Y= ABC+AD+C 的对偶式为YD= (A+B+C)(A+D) C 。6、一个10位地址码、8位输出的ROM,其存储容量为 8K 或213 。7、若用触发器组成某十一进制加法计数器,需要 4 个触发器,有5 个无效状态。8、欲将一个正弦波电压信号转变为同频率的矩形波,应当采用 施密特触发器 电路。9、图2所示电路中,74161为同步4位二进制加计数器,为异步清零端,则该电路为 六 进制计数器。10、图3所示电路中触发器的次态方程Qn+1为 。 图2 图3 3写出下列公式:= 1 ; = B ; = A+B ;=。4含用触发器的数字电路属于 时序逻辑电路 (组合逻辑电路、时序逻辑电路)。TTL、CMOS电路中,工作电压为5V的是 TTL ;要特别注意防静电的是 CMOS 。5要对256个存贮单元进行编址,则所需的地址线是 8 条。6输出端一定连接上拉电阻的是 OC 门;三态门的输出状态有 1 、 0 、 高阻态三种状态。 7施密特触发器有 2 个稳定状态.,多谐振荡器有 0 个稳定状态。8下图是由触发器构成的时序逻辑电路。试问此电路的功能是 移位寄存器 ,是 同步 时序电路(填同步还是异步),当RD=1时,Q0Q1Q2Q3= 0000 ,当RD=0,DI=1,当第二个CP脉冲到来后,Q0Q1Q2Q3= 0100 。1DC1FF01DC1FF01DC1FF01DC1FF0RDRDRDRDQ3Q2Q1Q0DIRDCP 1八进制数 (34.2 ) 8 的等值二进制数为11100.01 ;十进制数 98 的 8421BCD 码为10011000 。2试写出下列图中各门电路的输出分别是什么状态(高电平、低电平)?(其中(A)(B)为TTL门电路,而(C)为CMOS门电路) (A) (B) (C)Y1= 02 Y2= 1 Y3= 1 3一个 JK 触发器有2 个稳态,它可存储1 位二进制数。 4 单稳态触发器 有一个稳定状态和一个暂稳状态。 施密特触发器 有两个稳定状态、有两个不同的触发电平,具有回差特性。 多谐振荡器 没有稳定状态,只有两个暂稳态。以上三种电路均可由 555定时器 外接少量阻容元件构成。A B F 1 F 2 F 3 0 0 1 1 0 0 1 0 1 1 1 0 0 1 1 1 1 1 0 1 5常用逻辑门电路的真值表如右图所示,则 F1 、F2 、F 3 分别属于何种常用逻辑门。F1 同或 ,F2 与非门 ,F3 或非 。 6OC门的输出端可并联使用,实现_线与_功能;三态门的输出状态有_0_、 1 、 高阻 三种状态。7时序逻辑电路的输出不仅和_输入 _有关,而且还与_电路原来状态_有关。1(11001101011.101)2= 1647.625 10= 1011001000111.011000100101 8421BCD2已知N的补码是1.10110101,则N的原码是 1.01001011 ,反码是 1.10110100 。3假设Zi为电路的输出,xi为电路的输入,yi为电路的状态,Zi=fi(x1xn,y1yn),i=1,2r ,Zi描述的是 组合逻辑 电路; Zi=fi(x1xn),i=1,2r,Zi描述的是 时序逻辑 电路。45位扭环形计数器的无效状态为 22 。5如用0V表示逻辑1,-10V表示逻辑0,这属于 正 逻辑。6不会出现的变量取值所对应的 最小项 叫约束项。7对160个符号进行二进制编码,则至少需要 8 位二进制数。8逻辑函数 F=的最小项之和表达式为。9三态门除了输出高电平和低电平之外,还有第三种输出状态,即 高阻态 状态。10RS触发器的特性方程为 、_SR=0_。1二进制码11011010表示的十进制数为 218 ,十六进制为 DA 。2D触发器的特征方程为,JK触发器的特征方程为。3在数字电路中三极管工作在 0 和 1 状态,所以数字电路只有 两个 状态。4A=(-59)10,A的原码是 1111011 ,补码是 1000101 。5使用与非门时多余的输入端应接 高 电平,或非门多余的输入端应接 低 电平。6如果对72个符号进行二进制编码,则至少要 7 位二进制代码。7函数,其反函数为,对偶式为。8逻辑符号如图一所示,当输入,输入B为方波时,则输出F应为 方波 。9电路如图二所示,则输出F的表达式为 Y=ABC 。图二图一10逻辑函数的表示方法 真值表 、 逻辑表达式 、 逻辑图 、 卡诺图 。11欲构成能记最大十进制数为999的计数器,至少需要 三 片十进制加法计数器,或 三 片4位二进制加法计数器芯片。12时序逻辑电路中一定是含 触发器 。13五位扭环开计数器的无效状态有 22 。14若一个逻辑函数由三个变量组成,则最小项共有 8 。学号: 1=( D5 =( 213 =( 100101 =( 111011 =( 01000111 =( 00010100 )8421BCD码 2对于JK触发器的两个输入端,当输入信号相反时构成 D 触发器,当输入信号相同时构成 T 触发器。3组合逻辑电路的冒险现象是由 竞争 引起,表现为 尖峰 脉冲。班级: 4常见的脉冲产生电路有 多谐振荡器 ,常见的脉冲整形电路有 施密特触发器 。5.触发器有 2 个稳态,存储8位二进制信息要 8 个触发器。6.米利型时序电路输出信号与 输入 和 触发器状态 有关,没有输入变量的时序电路又称 穆尔 型电路。7.如果某计数器中的触发器不是同时翻转,这种计数器称为 异步 计数器,n进制计数器中的n表示计数器的 计数状态个数 ,最大计数值是 n-1 。 (图一)1逻辑函数有四种表示方法,它们分别是(真值表)(逻辑图)(逻辑表达式)(卡诺图)。2将2004个“1”异或起来得到的结果是(0)。3由555定时器构成的三种电路中,(施密特触发器)(单稳态触发器)是脉冲的整形电路。4TTL器件输入脚悬空相当于输入(高)电平。5基本逻辑运算有: (与)、(或)和(非)运算。 6采用四位比较器对两个四位数比较时,先比较(最高)位。7触发器按动作特点可分为基本型、(同步型)、(主从型)和边沿型;8如果要把一宽脉冲变换为窄脉冲应采用 (积分型单稳态) 触发器9目前我们所学的双极型集成电路和单极型集成电路的典型电路分别是(TTL)电路和(CMOS)电路。10施密特触发器有(2)个稳定状态.,多谐振荡器有(0)个稳定状态。11数字系统按组成方式可分为功能扩展电路、功能综合电路两种;12两二进制数相加时,不考虑低位的进位信号是 (半) 加器。13不仅考虑两个本位(低位)相加,而且还考虑来自_低位进位相加的运算电路,称为全加器。14时序逻辑电路的输出不仅和该时刻输入变量的取值有关,而且还与该时刻电路所处的状态有关。15计数器按CP脉冲的输入方式可分为同步计数器和异步计数器。16触发器根据逻辑功能的不同,可分为RS触发器、T触发器、T触发器、JK触发器、D触发器等。17根据不同需要,在集成计数器芯片的基础上,通过采用反馈归零法、预置数法、进位输出置最小数法等方法可以实现任意进制的技术器。184. 一个 JK 触发器有 2 个稳态,它可存储 1 位二进制数。 19若将一个正弦波电压信号转换成同一频率的矩形波,应采用多谐振荡器电路。20 把JK触发器改成T触发器的方法是J=K=T。 1逻辑代数的三个重要规则是 代入规则、 对偶规则、

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论