数字电路详细试卷及答案_第1页
数字电路详细试卷及答案_第2页
数字电路详细试卷及答案_第3页
数字电路详细试卷及答案_第4页
数字电路详细试卷及答案_第5页
已阅读5页,还剩65页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

湖北民族学院数字电子技术基础期终考试试题(110分钟)一、填空题(每空1分,共15分)1逻辑函数YABC的两种标准形式分别为(6,40,7532,IMYIMBC)。2将2004个“1”异或起来得到的结果是(0)。3半导体存储器的结构主要包含三个部分,分别是(地址译码器、(存储矩阵)、(输出缓冲器)。48位D/A转换器当输入数字量10000000为5V。若只有最低位为高电平,则输出电压为(0039)V;当输入为10001000,则输出电压为(531)V。5就逐次逼近型和双积分型两种A/D转换器而言,(双积分型)的抗干扰能力强,(逐次逼近型)的转换速度快。6由555定时器构成的三种电路中,(施密特触发器)和(单稳态触发器)是脉冲的整形电路。7与PAL相比,GAL器件有可编程的输出结构,它是通过对(结构控制字)进行编程设定其(输出逻辑宏单元)的工作模式来实现的,而且由于采用了(E2CMOS)的工艺结构,可以重复编程,使它的通用性很好,使用更为方便灵活。二、根据要求作题(共15分)1将逻辑函数PABAC写成“与或非”表达式,并用“集电极开路与非门”来实现。答CBAPOC与非门实现如图湖北民族学院2图1、2中电路均由CMOS门电路构成,写出P、Q的表达式,并画出对应A、B、C的P、Q波形。答CQBAQBCAPNN1三、分析图3所示电路(10分)1)试写出8选1数据选择器的输出函数式;湖北民族学院012701260125012401230120120127ADADADADMYI2)画出A2、A1、A0从000111连续变化时,Y的波形图;3)说明电路的逻辑功能。答该电路为序列脉冲发生器,当A2、A1、A0从000111连续变化时,Y端输出连续脉冲10110011。四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)湖北民族学院答设用A3A2A1A0表示该数,输出F。列出真值表A3A2A1A0F00000001001000110100010101100111100010010000011111101010111100110111101111XXXXXX12039,8765AMF五、已知电路及CP、A的波形如图4AB所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)湖北民族学院BC六、用T触发器和异或门构成的某种电路如图5A所示,在示波器上观察到波形如图5B所示。试问该电路是如何连接的请在原图上画出正确的连接图,并标明T的取值。(6分)湖北民族学院答T1,连线QCPF如图七、图6所示是164位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分)表1地址输入数据输出A3A2A1A0D3D2D1D0000000010010001101000101011001111000111100000011010001011010100110001111湖北民族学院10011010101111001101111011111100000100100001010001110000CP波形如图所示答D3、D2、D1、D0频率比分别是1/15、3/15、5/15、7/15;八、综合分析图7所示电路,RAM的16个地址单元中的数据在表中列出。要求(1)说明555定时器构成什么电路答555定时器构成多谐振荡器,发出矩形波;(2)说明74LS160构成多少进制计数器答74LS160构成九进制计数器,状态转换图如下(3)说明RAM在此处于什么工作状态,起什么作用(1)答RAM处于读出状态,将0000B1000B单元的内容循环读出;湖北民族学院(4)写出DA转换器CB7520的输出表达式(UO与D9D0之间的关系);答2228678910DDVNNREFO(5)画出输出电压UO的波形图(要求画一个完整的循环)。答输出电压波形图如下湖北民族学院五、数字电路试卷及答案一、【单项选择题】本大题共20小题,每小题2分,共40分在每小题列出的四个选项中只有一个选项是符合题目要求的,请将正确选项前的字母填在答题卷相应题号处。CPABCD0CPD1D2D3湖北民族学院1、对于钟控RS触发器,若要求其输出“0”状态不变,则输入的RS信号应为(A)。2、以下各电路中,(B)可以产生脉冲定时。A多谐振荡器B单稳态触发器C施密特触发器D石英晶体多谐振荡器3、下列逻辑电路中为时序逻辑电路的是(C)。4、同步时序电路和异步时序电路比较,其差异在于后者(B)。A没有触发器B没有统一的时钟脉冲控制C没有稳定状态D输出只与内部状态有关5、当用专用输出结构的PAL设计时序逻辑电路时,必须还要具备有(A)。6、能将输出端直接相接完成线与的电路有(C)。7、TTL与非门的多余脚悬空等效于(A)。8、以下哪一条不是消除竟争冒险的措施(B)。9、主从触发器的触发方式是(D)。10、组合型PLA是由(A)构成。A与门阵列和或门阵列B一个计数器C一个或阵列D一个寄存器11、下列四个数中,最大的数是(B)。AAF16B0010100000108421BCDC101000002D1981012、触发器有两个稳态,存储8位二进制信息要(B)个触发器。13、下列门电路属于双极型的是(A)。14、用异步I/O输出结构的PAL设计逻辑电路,它们相当于(A)。A组合逻辑电路B时序逻辑电路C存储器D数模转换器15、要构成容量为4K8的RAM,需要(D)片容量为2564的RAM。16、74LS160十进制计数器它含有的触发器的个数是(C)。17、ROM电路由地址译码器和存储体构成,若译码器有十个地址输入线,则最多可(C)个字。18、N级触发器构成的环形计数器,其有效循环的状态数为(A)。19、MOORE和MEALY型时序电路的本质区别是(A)。ARSX0BRS0XCRSX1DRS1XA变量译码器B加法器C数码寄存器D数据选择器A触发器B晶体管CMOS管D电容ATTL与门B或门C三态门D三极管非门A1B0CVCCDVEEA接入滤波电路B利用触发器C加入选通脉冲D修改逻辑设计ACP1BCP上升沿CCP下降沿D分两次处理A2B8C16D32AOC门BPMOSCNMOSDCMOSA2B4C8D32A1B2C4D6A10B102C210D104AN个B2N个C2N1个D2N个湖北民族学院A没有输入变量B当时的输出只和当时电路的状态有关,和当时的输入无关C没有输出变量D当时的输出只和当时的输入有关,和当时的电路状态无关器20、相同计数模的异步计数器和同步计数器相比,一般情况下(A)。A驱动方程简单B使用触发器的个数少C工作速度快D以上说法都不对二、【填空题】(本大题共10小题,每小题2分,共20分;请将答案填写在答题卷相应题号处)21、(111110101001111)2(7D4F)16,(6840)10(110100001000000)8421BCD22、对160个符号进行二进制编码,则至少需要(8)位二进制数。23、逻辑函数F的最小项之和表达式为(ABC)。,7310MABCCBAF24、三态门除了输出高电平和低电平之外,还有第三种输出状态,即(高阻)状态。25、逻辑门电路能够驱动同类负载门的个数称为(扇出系数)。26、可以用(紫外线)擦除EPROM中所存的信息。27、单稳态触发器可应用于(分频)、延时、(定时)。28、逻辑代数又称布尔代数。基本的逻辑关系有(与)、(或)、(非)三种。29、时序逻辑电路按照其触发器是否有统一的时钟控制分为(同步)时序电路和(异步)时序电路。30、存储器的(存储容量)和(存储时间)是反映系统性能的两个重要指标。三、【简答题】(本大题共4小题,每小题5分,共20分;请将答案填写在答题卷相应题号处)31、利用公式和定理证明等式。ABAB证明AB00所以成立32、逻辑代数与普通代数有何异同1概念不同逻辑代数是按一定逻辑规律进行运算的代数,逻辑变量只有0和1两个值,代表两种对立的逻辑状态。普通代数研究的是算数运算,变量的数值代表数量的大小。2运算法则不同湖北民族学院逻辑代数基本运算为与、或、非,普通代数基本运算则为加、减、乘、除。33、在数字系统中为什么要采用二进制1可行性采用二进制,只有0和1两个状态,需要表示0、1两种状态的电子器件很多,如开关的接通和断开,晶体管的导通和截止、磁元件的正负剩磁、电位电平的高与低等都可表示0、1两个数码。使用二进制,电子器件具有实现的可行性。2简易性二进制数的运算法则少,运算简单,使计算机运算器的硬件结构大大简化(十进制的乘法九九口诀表55条公式,而二进制乘法只有4条规则)。3逻辑性由于二进制0和1正好和逻辑代数的假(FALSE)和真(TRUE)相对应,有逻辑代数的理论基础,用二进制表示二值逻辑很自然。34、利用公式法化简函数FACBDCCDABF解四、【应用题】(本大题共2小题,每小题10分,共20分;请将答案填写在答题卷相应题号处)35、如下图所示维持阻塞D触发器,设初态为0,根据CP脉冲及A输入波形画出Q波形。答案如下36、用八选一的数据选择器74LS151实现逻辑函数,0,3714FABCDM解DMDMBCACBAF7310012以以湖北民族学院比较可得0D65423170以数字电子技术基础试题一、填空题(每空1分,共15分)1逻辑函数YABC的两种标准形式分别为()、()。2将2004个“1”异或起来得到的结果是()。3半导体存储器的结构主要包含三个部分,分别是()、()、()。48位D/A转换器当输入数字量10000000为5V。若只有最低位为高电平,则输出电压为()V;当输入为10001000,则输出电压为()V。5就逐次逼近型和双积分型两种A/D转换器而言,()的抗干扰能力强,()的转换速度快。6由555定时器构成的三种电路中,()和()是脉冲的整形电路。7与PAL相比,GAL器件有可编程的输出结构,它是通过对()进行编程设定其()的工作模式来实现的,而且由于采用了()的工艺结构,可以重复编程,使它的通用性很好,使用更湖北民族学院为方便灵活。二、根据要求作题(共15分)3将逻辑函数PABAC写成“与或非”表达式,并用“集电极开路与非门”来实现。4图1、2中电路均由CMOS门电路构成,写出P、Q的表达式,并画出对应A、B、C的P、Q波形。三、分析图3所示电路(10分)4)试写出8选1数据选择器的输出函数式;5)画出A2、A1、A0从000111连续变化时,Y的波形图;6)说明电路的逻辑功能。四、设计“一位十进制数”的四舍五入电路(采用8421BCD码)。要求只设定湖北民族学院一个输出,并画出用最少“与非门”实现的逻辑电路图。(15分)五、已知电路及CP、A的波形如图4AB所示,设触发器的初态均为“0”,试画出输出端B和C的波形。(8分)BC六、用T触发器和异或门构成的某种电路如图5A所示,在示波器上观察到波形如图5B所示。试问该电路是如何连接的请在原图上画出正确的连接图,并标明T的取值。(6分)七、图6所示是164位ROM和同步十六进制加法计数器74LS161组成的脉冲分频电路。ROM中的数据见表1所示。试画出在CP信号连续作用下的湖北民族学院D3、D2、D1、D0输出的电压波形,并说明它们和CP信号频率之比。(16分)表1地址输入数据输出A3A2A1A0D3D2D1D000000001001000110100010101100111100010011010101111001101111011111111000000110100010110101001100011111100000100100001010001110000CP波形如图所示八、综合分析图7所示电路,RAM的16个地址单元中的数据在表中列出。要求(1)说明555定时器构成什么电路(18分)(2)说明74LS160构成多少进制计数器湖北民族学院(3)说明RAM在此处于什么工作状态,起什么作用(4)写出DA转换器CB7520的输出表达式(UO与D9D0之间的关系);(5)画出输出电压UO的波形图(要求画一个完整的循环)。数字电子计数基础试题参考答案一、填空(每空1分,共15分)16,40,7532,IMABCYIMABCY20湖北民族学院3地址译码器、存储矩阵、输出缓冲器40039、5315双积分型、逐次逼近型6施密特触发器、单稳态触发器7结构控制字、输出逻辑宏单元、E2CMOS二、根据要求作题(共15分)1CBAPOC与非门实现如图2CQBAQBCAPNN1三、1)0127012601250124012301201201270ADADAADADAMYI2)湖北民族学院3)该电路为序列脉冲发生器,当A2、A1、A0从000111连续变化时,Y端输出连续脉冲10110011。四、设用A3A2A1A0表示该数,输出F。列出真值表(6分)A3A2A1A0F00000001001000110100010101100111100010010000011111101010111100110111101111XXXXXX12039,8765AMF湖北民族学院五、六、T1,连线QCPF如图七、D3、D2、D1、D0频率比分别是1/15、3/15、5/15、7/15;八、(2)555定时器构成多谐振荡器,发出矩形波;(3)74LS160构成九进制计数器,状态转换图如下D0CPD1D2D3CPABC湖北民族学院(4)RAM处于读出状态,将0000B1000B单元的内容循环读出;(5)2228678910DDDVNNREFO(5)输出电压波形图如下湖北民族学院北航数字电路期末试题及答案数字电子技术基础A卷一解答下列问题(共40分,每小题5分)1十进制数X117,其ASCII码表示为。在8位机器中,X补,X补。2已知逻辑函数,直接用反演规则写出其反函FACBD数和对偶函数。3用卡诺图化简逻辑函数15,038,214,276044DMF湖北民族学院4用OC门驱动发光二极管电路如图,若VF2V,IF20MA,试完善电路并计算电阻R5画出图示电路的输出波形6主从JK触发器,已知CP、J、K信号波形如图示,画出输出波形(初始状态为0)。ABCYYABCR0BS0R1CS1R0DS1R17RS型触发器的“R”意指。A重复B复位C优先D异步8下列电路中,不属于组合逻辑电路的是A译码器B全加器C寄存器D编码器9一个8选一数据选择器的数据输入端有_个。A1B2C8D410组合逻辑电路消除竞争冒险的方法有A前级加电阻B在输出端接入滤波电容C后级加缓冲电路D屏蔽输入信号的尖峰干扰得分评卷人二、填空题(每空2分,共30分)1某通信系统每秒钟传输1000000位,那么每位数据的占时间_2发光二极管构成的七段显示器有两种,分别是_和_电路。3三态门(TS门)的输出状态除了高电平或低电平两种状态外,还有

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论