实验时序逻辑电路ewb仿真_第1页
实验时序逻辑电路ewb仿真_第2页
实验时序逻辑电路ewb仿真_第3页
实验时序逻辑电路ewb仿真_第4页
实验时序逻辑电路ewb仿真_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验六 时序逻辑电路EWB仿真实验一、实验目的1)熟悉时序逻辑电路的一般分析方法。2)了解常用的时序逻辑集成电路的检测方法。3)了解时序逻辑电路设计的一般方法和步骤。二、实验说明 时序逻辑电路通常包含有组合逻辑电路和存储电路(如触发器)两部分;时序逻辑电路中存储电路部分的输出状态必须反馈到组合逻辑电路部分的输入端,与输入信号一起共同决定组合逻辑电路部分的输出。 时序逻辑电路时序逻辑电路的分析目的就是明了时序逻辑电路的逻辑功能。 时序逻辑电路的设计是时序逻辑电路分析的逆过程,是根据一定的设计要求,选择适当的逻辑器件设计出符合给定要求的逻辑电路的过程。 常用的时序逻辑集成电路有寄存器、计数器和顺序

2、脉冲发生器等 。三、实验步骤1)时序逻辑电路分析 在实验工作区搭建实验电路。其中,U1、U2、U3为下降沿触发,低电平置位(复位)的JK触发器,U5为共阴极的七段译码显示器。 打开电源开关,进行仿真实验。首先按空格键,使键控切换开关切换到低电平,使复位端R端接入低电平清零,然后将其切换到高电平,使电路进入计数工作状态。 双击逻辑分析仪图标,打开逻辑分析仪面板,选择合适的“Clocks per division”参数,使计数器工作波形便于观测。 观测逻辑探测指示灯泡的显示状态,七段译码显示器显示的十进制数字和逻辑分析仪显示的计数器输入、输出电压波形(时序图)将观测结果填入表中,并分析实验电路的逻

3、辑功能。 由分析可知,所示实验电路是一个下降沿触发五进制异步加法计数器。CPQ2Q1Q0译码显示显示数字012345 。 在实验工作区搭建以下实验电路 依上述步骤进行仿真实验,把观测到的工作波形(时序图),把观察到测试结果填入表中,并分析验证逻辑功能。 CPQ2Q1Q0译码显示显示数字012345678结论:2)测试双向移位寄存器74194逻辑功能74194是4位双向通用移位寄存器,其功能如表所示。输入输出逻辑功能S1S0QDQCQBQA0XX0000清零100QDn+1QDn,QCn+1QCn保持当前状态101QAn+1SR,QBn+1=QAn右移串行输入110QDn+1SL,QCn+1QD

4、n左移串行输入111QD=D、QCC、QBB、QAA并行输入 从数字器件库中选出74194,按图4.所示在实验电路工作区搭建实验电路。打开仿真开关,进行仿真实验。 双击数字信号发生器图标,打开数字信号发生器面板,设置对应串行输入信号SR和SL代码的4位十六进制数码;设置输出数据的起始地址(Inital)和终止地址(Final);设置循环(Cycle)和单帧(Burse)输出速率的输出频率(Frequency);选择循环(Cycle)输出方式,如图所示。 按下“Ctrl”键,同时分别按1或0键,设置S1S0参数、决定双向移位寄存器的工作方式。 当S1S011时,观察输入端A、B、C和输出端QA、QB、QC、QD的状态,并把观察结果记入表中。 当S1S001时,观察输入信号代码的右移串行输出,观察结果记入表中。 当S1S010时,观察输入信号代码的左移串行输出, 观察结果记入表中。 当S1S000时,观察输入、输出状态的变化,观察结果记入表中。 ,数字信号发生器控制面板 双向移位寄存器74194逻辑功能测试表 S1S0DCBASRSLQDQCQBQA逻辑功能0XX1101清零1001101保持当前状态10

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论