2009-2010春季数字电子技术基础A卷答案.doc_第1页
2009-2010春季数字电子技术基础A卷答案.doc_第2页
2009-2010春季数字电子技术基础A卷答案.doc_第3页
2009-2010春季数字电子技术基础A卷答案.doc_第4页
2009-2010春季数字电子技术基础A卷答案.doc_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

计算机科学与工程学院 各专业 专业 08 级 班 姓名: 学号: 20092010 学年春 季学期期末考试试题。-密-封-线- 北方民族大学试卷题目一二三四五总成绩复核得分阅卷教师课程代码: 01100980 课程: 数字电子技术基础(A卷)答案一、填空题(20分,每空2分)1、 逻辑函数 的最大项表达式为 ;的最小项表达式为 。2、 要表达一个逻辑函数,通常有逻辑式描述,真值表描述,卡诺图描述,逻辑图描述等常见的方法。3、 若,利用对偶规则,得。4、 DAC可以实现 数字量向模拟量 的转换。5、 随着计数脉冲的输入可做递增又可做递减计数的计数器称为可逆计数器。6、 触发器的特性方程可以表示为 。7、 如图1所示,当时,为。图18、 二级管门电路如图2所示,的逻辑表达式为。图2二、单项选择题(20分,每题2分)1、中的冗余项为( B )。 A)B) C) D)无冗余项2、逻辑式中存在自竞争情况的变量为( A )。A) B) C) D)3、集成电路74ALS08属于( D )。 A)标准TTL电路 B)低功耗肖特基TTL电路 C)高速TTL电路 D)先进的低功耗肖特基TTL电路4、与逻辑相邻的项为( D )。 A) B) C) D)5、将10244位的RAM扩展为81928位的RAM,除需用 D 片10244位的RAM之外,还需要一片 D 译码器。A)8,2线-4线 B)8,3线-8线 C)16,2线-4线 D)16,3线-8线6、一个64选一的数据选择器,其地址输入端有( B )个。 A)4 B)6 C)8 D)167、若输入变量A,B取值不同时,输出F=0,否则F,则其输出与输入的关系是( C )。 A)与或运算 B)异或运算 C)同或运算 D)与非运算8、当,钟控RS触发器的的值为( A )。 A), B), C)1,1 D)0,09、下列逻辑电路中,不是组合逻辑电路的是( )。 A)数值比较器 B)计数器 C)译码器 D)加法器10、40968位的RAM,其存储容量为( )kbit。 A)64 B)32 C)16 D)8三、判断题(10分,每题1分)1、时序逻辑电路按输出信号的特点不同,可分为同步时序逻辑电路和异步时序逻辑电路。( 错 )2、CMOS电路多余不用的输入端不能悬空。( 对 )3、当时,基本RS触发器会产生空翻现象。( 错 )4、卡诺图编号时采用循环码是为了保证逻辑相邻的最小项在几何位置上也相邻。( 对 )5、逻辑门电路中,存在竞争不一定会产生冒险。( 对 )6、存储器字扩展增加的是I/O端个数。( 错 )7、变量的所有最大项之积恒为1,之和恒为0。( 错 )8、PLA是与阵列和或阵列都可编程的LDPLD。( 对 )9、单稳态触发器只有稳态一个工作状态。( 错 )10、计数器也可以用来做分频器。( 对 )四、基础类型题(共30分)1、 化简下列逻辑函数。(1) (代数法化简)(5分)解: (2)(卡诺图法化简)(5分)2、 图中所示电路中,已知CP、A、B的波形。 (8分)(1) 写出JK触发器的函数表达式,真值表;(2) 画出的波形图。设触发器初始状态为0。 评分标准:求出正确函数表达得4分,真值表得3分,画出正确的波形图得3分解:AB00101101103、用八选一的数据选择器74151实现逻辑函数。 (6分) 评分标准:推导出D0-D7的取值得3分,画出正确的连线图得6分解:4、设为8421BCD码,为余3码,试用加法器74LS283实现向转换,请简要写清设计过程。 (6分) 评分标准:有设计过程分析得3分,画出正确的连线图得3分解: 为8421BCD码,为余3码, =,即=,设计电路如图。五、综合类型题(共20分)1、写出如图所示电路的驱动方程和状态方程,列出状态表,画出状态图,并分析电路的逻辑功能,并判断该电路能否自启动? (10分)评分标准:驱动方程2,状态方程3,状态表2,分状态图2分,结果1分解:驱动方程:状态方程:= 状态真值表: 000100001101010001011000100010101011110001111000状态转移图:功能分析:电路是六进制计数器,可以自启动。用74LS162设计7进制计数器,允许添加适当的逻辑门电路,需写清设计分析过程。 (共10分)a) 采用复位法(清零)实现。(5分)b) 采用置位法(置数)实现,预置数。(5分) 评分标准:有设计过程分析和反馈逻辑设计的得2分,画出正确的连线图得3分解: 题目要求用复位法(异步清零)实现7进制计算器,要用到端,此时,只需将通过一与非门接到端即可,且ET=E

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论