实验一基于ESL设计方法的MotionJPEG视频解码器设计.ppt_第1页
实验一基于ESL设计方法的MotionJPEG视频解码器设计.ppt_第2页
实验一基于ESL设计方法的MotionJPEG视频解码器设计.ppt_第3页
实验一基于ESL设计方法的MotionJPEG视频解码器设计.ppt_第4页
实验一基于ESL设计方法的MotionJPEG视频解码器设计.ppt_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验一基于ESL设计方法的Motion-JPEG视频解码器设计,主讲人:刘可华 组员:仪婷,系统结构设计(软硬件协同设计),硬件设计,软件设计,RTL设计和集成、综合、布局布线、及最后的流片,算法优化,应用开发,Soc设计,软硬件协同设计的soc设计流程,基于标准单元的设计流程,硬件设计定义,芯片的总体结构,规格参数,模块划分,使用 的总线,模块设计及IP复用,确定需要重新设计的部分及可复用的IP核,顶层模块集成,将各个功能模块进行整合,前仿真,通过HDL仿真器验证电路逻辑功能是否有效,通常与具体的电路实现没关,没有时序信息,逻辑综合,静态时序分析,版图布局规划,确定设计中各个模块在版图上的位置,产生符合约束条件(时序、面积和功耗)的网表,对延迟信息分析,计算信号在时序电路上的延迟,形式验证,可测性电路插入,布线设计,时钟树综合,寄生参数提取,后仿真,ECO修改,物理验证,根据电路的结构判断逻辑功能,构造芯片内部全局或局部的时钟链的过程,分为全局布线和详细布线,即完成所有节点的连接,验证网表的功能和时序是否正确,针对时序问题和逻辑错误,对版图的设计规划检查及网表和逻辑图网表的比较,实验基于单核的soc硬件平台,Memory Map地址空间分配,芯片在仿真平台上的启动过程,1,什么是bootloader? Boot Loader 的主要运行任务就是将内核映象从硬盘上读到 RAM 中,然后跳转到内核的入口点去运行,也即开始启动操作系统。 嵌入式系统中,通常并没有像 BIOS 那样的固件程序,因此整个系统的加载启动任务完全由 bootLoader 来完成。 2, bootloader的主要作用: 初始化硬件设备,建立内存空间的映射图,完成内核的加载,为内核设置启动参数。,启动过程,性能评估:如何统计运行代码所用了多少时间,主要代码如下: unsigned int CurrentTime (void) volatile unsigned long t1 = 0; volatile unsigned long int * timer = (unsigned long int *)0xC2000000; t1 = (unsigned long int ) * timer; return (unsigned long int)t1 / 200000); printf (“0331D%d msn“, CurrentTime (); 将代码放在需要统计的代码前后各一句 ,将取得的时间做差即可得到该代码运行的时间,实验中遇到的问题,1,硬盘空间不够,进行扩充。 sudo fdisk /dev/sda n-p-3-enter-enter-w partprobe 使分区生效 mkfs -t ext3 -c /dev/sda3 格式化 mount /dev/sda5 /mnt/soc需

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论