DSP复习题汇总答案版.doc_第1页
DSP复习题汇总答案版.doc_第2页
DSP复习题汇总答案版.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、填空题1、DSP的寻址方式有七种,分别的什么? 立即寻址、绝对寻址、累加器寻址、直接寻址、 间接寻址、存储器映象寄存器寻址、堆栈寻址。2、程序计数器的值可以通过复位操作、顺序执行指令、分支转移,(累加器转移),块重复,(子程序调用),以累加器调用子程序、中断程序等操作来改变。3、COFF目标文件都包括以下三种形式的段,分别是:(.text 段),(.data 段),(.bss) 段。4、TI公司的定点DSP产品主要有(TMS320C2000)系列、(TMS320C5000)系列和(TMS320C6000)系列5、DSP芯片的开发工具可以分为(代码生成工具)和(代码调试工具)两类。6、C54xDSP的指令系统有助记符指令和(代数指令)指令两种形式。7、DROM为(1),片内RPM配置程序和数据存储空间。ST1的CPL为(1)表示选用对战指针SP的直接寻址方式;ST1的C16等于(0)表示ALU工作在双精度算术运算式。(填写0或1)8、DSP具有两个(40)位的累加器A和B。累加器A的(3239)位是保护位。9、TMS320C54xDSP的内容总存储空间为(192K)字,分成3个可选择的存储空间。10、TMS320C54x有4组地址总线分别是PAB、(CAB)(DAB)和(EAB)总线。11、链接器对段的处理主要通过(MEMORY)和(SECTIONS)两个命令来完成。12、DSP有3个16位寄存器作为状态和控制寄存器,分别是(ST0)、(ST1)和(PMST)13、TMS320C54x的三类串行口分别是标准同步串行口、(缓冲串行口)、(时分多路串行口)14、DSP的内部存储器类型可分为RAM和ROM,其中RAM又可以分为两种类型:(单寻址RAM(SARAM)和(双寻址ROM(DARAM)。15、在数字信号处理器寻址指令系统中,Dmad为16位立即数,表示(数据存储器地址),Pmad表示(程序存储器地址)16、用于DSP与其他总线或CPU进行通信的接口称为(主机接口)17、DSP芯片采用了6级流水线的工作方式,即一条指令分为哪6个阶段?预取指 、取指、译码、 寻址 、读数和执行6个阶段。19、DSP的指令系统有(助记符指令)和(代数指令)两种形式。二、判断题1. IT公司的定点DSP产品主要有TMS320C54X系列。X2. ST1中的INTM=1即允许屏蔽中断。X3. DSP芯片采用了6级流水线的工作方式。4. DSP的寻址方式有7种,累加器寻址的有两条指令。5. TMS320C54x DSP的内部总存储空间为512字。X6. DSP有4个16字位寄存器作为状态和控制寄存器。X7. 在TMS320C54x DSP寻址指令系统中,Xmem和Ymem表示16为双寻址操作数。8. 用于DSP与其他总线或CPU进行通信的接口称为I/O接口。X9. 在所有的COFF目标文件不一定只包含三种形式的段。10. OVLY为0时,片内RAM仅配置到数据存储空间。11. DSP的指令系统有助记符指令和操作数指令两种形式。X12. 累加器寻址的两条指令分别是INTR和RESET。X13. 软件中断是由READA Smem和WRITA Smem产生的。X14. 所有的DSP芯片内部都包含程序存储器和数据存储器。15. 在COFF目标文件中.text段通常包含可执行代码与数据。X16. C54x DSP定时器由3个16为存储器映射寄存器组成。17. 连接器对段的处理主要通过MEMORY和SECTIONS两个命令完成。18. TMS320C54x DSP具有两个32位的累加器A和B。X三、简答题1. TI公司的DSP产品目前有哪三大主流系列?各自应用领域是什么?P82. TMS320C54X DSP芯片的主要特点些?P63. 在TMS320C54X DSP系统中什么是定点DSP芯片和浮点DSP芯片?各有什么优缺点?按数据的定点格式工作的DSP芯片称为定点DSP; 按数据的浮点格式工作的DSP芯片称为浮点DSP; 定点DSP的价格便宜,功耗低,但运算精度低; 浮点DSP的价格较高,C语言编程调试方便,运算精度高。4. 在进行DSP系统设计是,如何选择合适的DSP芯片?答:5. 再用C语言程序设计时,C编译器会产生哪些段?C编译器对C语言编译后除了生成3个阶段,即.text,.data,.bss外,还生成.cinit,.const,.stack,.sysmem段。6. TMS320C54X DSP有哪些重复操作?各有什么优点?有单条指令重复执行和程序块重复执行两种重复操作。 单条指令重复操作功能,可以使乘法/累加和数据块传送那样的多周期指令在执行一次之后变成单周期指令,大大提高了这些指令的执行速度。 利用块重复操作进行循环,是一种零开销循环。7. CPU响应中断有哪些条件?中断处理一般过程是什么?条件:1,优先权利最高;2,ST1中INTM=0即允许可屏蔽中断;3,TMR中相位为1,允许可屏蔽中断。过程:接受中断请求响应中断执行中断服务程序。8. TMS320C54X 芯片储存器采用什么结构?芯片储存器的分配方法是如何?TMS320C54x用改进的哈佛结构,存储空间由三个独立可选的存储空间组成:64K字的程序存储空间,64K的数据存储空间,64K的I/O存储空间。TMS320C54x的工作方式状态寄存器PMST提供了三个控制位:MP/非MC,OVLY,DROM,用于在存储空间中配置片内存储器。MP/非MC::微处理器/微计算机工作方式位。OVLY:RAM重叠位。DROM:数据ROM位。9. 在TM320C54xDSP系统中CPU响应中断有哪些条件?中断处理一般过程是什么?10. TM320C54x宏命令及其功能是什么?宏命令是源程序中具有独立功能的一段程序代码,它可以根据用户的需要,由用户创建自己的指令。宏命令一经定义,便可在以后的程序中多次调用,从而可以简化和缩短源程序。功能:定义自己的宏,重新定义已存在的宏、简化长的或复杂的汇编代码、访问由归档器创建的宏库、处理一个宏中的字符串、控制展开列表。四、阅读指令并完成操作1、 ADD#4568H,8,A,B 将4568H左移8位与A相加,赋给B。2、 ADD A,-8,B/将A右移8位加上B,保存于B。3、 ADD*AR3+,14,A/将AR3左移4加上AA。4、 DST B,*AR1-/B存到长字单元AR1中,且AR减1。5、 LDM AR1,A/存储器映像寄存器寻址方式,将映像寄存器加载累加器AR1A的低位,其余位置0。6、 LD#10H,4,A/将10H左移4位加载到累加器A中。7、 MVDD*AR3+,*AR5+/数据存储器内部传送数据AR3AR5,且指令结束后AR3与AR5加1。8、 STL A,quot/将累加器A的低16位字存放在quot的存储单元中。9、 STL B,*AR3+/将累加器的低位移位后加载到AR3所指的地址。10、 WRITA SMEM/将A的内容写入SMEM中。11、 STM#1000H,*AR2/立即数1000H存储到AR2指向的地址单元。12、 MAC #345,A,B/立即数345与T寄存器內值相乘后与累加器A值相加,结果加载累加器B。13、 MVDD *AR3-,100H/AR3指向的地址单元的值传送给地址100H单元,AR3中地址减一。14、 LDM *AR1,A/AR1指向的地址单元的值加载到累加器A。15、 指令ADD*AR3+,-6,B 意思是:将AR3右移6位,保存于B16、 指令LDM *AR1,A 意思是:AR1指向的地址单元的值加载到累加器A中。17、 指令 LD #10H,16,B 意思是:将10H左移16位加载到累加器B中。18、 指令 LD *10H,4,B 意思是:将10H左移4为加载到累加器B中。19、 指令 MVDO *AR3+,*AR5+ 意思是:AR3地址单元的值传递给地址AR5,AR3,AR5加1.20、 指令STL B,*AR3+ 意思是将累加器B的低位移位后加载到AR3所指地址,AR3加1。21、指令MPY*AR3+,A意思是:T寄存器值和AR3相乘,结果保存到累加器A中。22、P64-65二、1,3五、

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论